지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
180-nm CMOS 공정을 이용한 저전력 2단 연산증폭기 설계
대한전자공학회 학술대회
2024 .11
CMOS 캐스코드 2단 연산증폭기
대한전자공학회 학술대회
2024 .11
고성능 GBW 및 SR 의 CMOS 2 단 연산 증폭기
대한전자공학회 학술대회
2024 .06
A low-power two-stage operational amplifier with wide-bandwidth and high stability
대한전자공학회 학술대회
2024 .11
높은 안정성 및 SR 성능의 저전력 Two-Stage CMOS Op-Amp 회로설계
대한전자공학회 학술대회
2024 .06
65 ㎚ CMOS 공정을 이용한 W-대역 전력증폭기 설계
한국전자파학회논문지
2016 .03
Design of Two Stage CMOS Operational Amplifier
대한전자공학회 학술대회
2019 .06
Design of Low-Power 24 ㎓ CMOS Low Noise Amplifier
제어로봇시스템학회 논문지
2021 .11
전압 버퍼 회로를 활용한 CMOS 2단 연산 증폭기 설계
대한전자공학회 학술대회
2024 .11
이중 캐스코딩 CMOS 2단 연산증폭기
대한전자공학회 학술대회
2024 .06
차량용 79㎓ 레이더 센서용 CMOS 전력증폭기설계
한국통신학회 학술대회논문집
2017 .06
저항 피드백을 이용한 고효율 Class-D CMOS 전력 증폭기 설계
대한전자공학회 학술대회
2017 .06
65-nm CMOS 공정을 이용한 24 GHz 전력증폭기 설계
한국전자파학회논문지
2016 .10
40-nm CMOS 공정을 이용한 106∼133 GHz 광대역 전력 증폭기
한국전자파학회논문지
2024 .11
저손실 2-way 전력 결합기를 이용한 D-대역 CMOS 전력 증폭기
대한전자공학회 학술대회
2024 .06
단일 캐스코드 CMOS 2단 연산 증폭기
대한전자공학회 학술대회
2024 .11
안정도 성능을 향상한 2단 연산증폭기 설계
대한전자공학회 학술대회
2024 .11
V-대역을 위한 완전 집적된 CMOS 이단 전력증폭기 집적회로 설계
한국전자파학회논문지
2016 .12
광대역 잡음제거 CMOS 저잡음 증폭기
대한전자공학회 학술대회
2020 .08
IoT용 260 MHz 이단 CMOS 전력증폭기
대한전자공학회 학술대회
2017 .06
0